数字电子技术研讨会报告财务分析报告财务分析报告模板企业财务分析报告公司财务分析报告模板公司财务分析报告实验题目基于CMOS传输门和CMOS非门设计边缘D触发器-SGATE学院电子信息工程专业学生姓名,学号边沿d触发器真值表,班主任,侯建军,2013年12月3日,目录介绍1概述———————- ———- —————————-31 触发器简介——– ———- ——————————– 32D触发器—- ——— ————————————–边缘 D 翻转-flop——– —————————————- 5 两个设计目标和要求 —— ———- —————————–61 设计目的——– ———- ———————————–62 设计任务和要求———- ———————————-6 三德ign 电路———— ———————————— ——61 电路结构设计—- ———————————
———–72电路的工作原理—————————— — ————–83 特性方程表图—————————- — ———-84脉冲设计——————- ——————-95异步置位复位设计————————— — ———-11 四个总结与思考 ——————————– — ——————12 参考文献 ————————– – ——————————13 致谢 附录 总结 本文主要研究使用CMOS传输门和CMOS NOT门进行设计edge D触发器首先分析了CMOS传输门和CMOS NAND门的原理,然后设计了CMOS传输门和CMOS NAND门。设计边缘D触发器。说明电路的工作原理。写出特征方程。绘制特征表。励磁表和状态图。计算激励信号D。时钟CP的保持时间和最大频率将设计的D触发器转换为JK触发器和T触发器。最后对CMOS构成的D触发器进行辩证分析。关键词D触发器边沿触发CMOS传输门CMOS非门CP时钟研究触发器
—-简介具有以下特性的触发器称为edge-触发器,简称edge-触发器。接收时钟脉冲 CP 的某个约定转换的触发器是在正转换或负转换到达时。输入数据在 CP1 和 CP0 期间,当 CP 的非常规转换到达时,触发器不接收数据。常用的正边沿触发器是D触发器。概述 1 触发器介绍 触发器的应用范围很广,有移位寄存器、计数器触发器 逻辑函数变换 触发功能强大,简单可靠实现很多复杂的功能,但要小心使用触发器本身没有错,但由于我们的滥用会造成
维护数据库和应用程序很困难。在数据库操作中,我们可以通过关系触发器、存储过程、应用程序等来实现数据操作,同时规则约束和默认值也是保证数据完整性的重要保证。如果我们过度使用 的依赖,必然会影响数据库的结构,增加维护的复杂度。二维触发器的原理。 D 人字拖。触发器是时钟控制的存储设备。触发器具有控制输入信号。触发器仅在特定时刻按下输入。该信号改变输出状态。如果触发器只在时钟从 L 到 HH 到 L 的过渡时间接受输入,那么就说这种类型的触发器是由上升沿和下降沿触发的。其中,D触发器是最常用的触发器之一。对于上升沿触发器,对于D触发器,它的输出Q只会在CLOCK从L到H的过渡时刻跟随输入D的状态,其他时候输出保持不变。下图为上升沿触发的D触发器时序图。触发D触发器的时序图122块D触发器的原理CMOS与非门的组成如上图所示。其工作原理如下: A0B0:T1T2并联和串联。 3 CMOS边沿D触发器图,传输门的直流传输特性,CMOS电路的特性,CMOS传输门的直流传输特性之间的关系,如图,因为它利用了互补效应CMOS由N管传输低电平,P管传输高电平 可以使信号实现无损传输CMOS反相器可为一些复杂数字电路的设计奠定基础。
传输门CMOS传输门图传输门TG是一个模拟开关,传输模拟信号。 CMOS传输门由并行的P沟道和N沟道增强型组成。如上图所示,TP 和 TN 是对称结构的器件,它们的漏极和源极是可以互换的。设置它们的导通电压VT2V,输入模拟信号在-5V到5V之间变化,使衬底和漏源之间的PN结随时可用。 TP的衬底接5V电压,TN的衬底接-5V电压。两管的栅极由5V和-5V的互补信号电压控制。当接-5V的低电压时,TN的栅极电压为-5V。 VI 取 -5V 至 5V 范围内的任何值。 TN不导通,TP的栅极电压为5V,TP不导通。可以看出,当C端接低电压时,开关被切换。关断,为了使开关导通,可以在C端接一个5V的高电压。此时TN的栅极电压为5V。 VI 在 -5V 至 3V 的范围内。范围内会开启TP。从上面的分析可以看出,当V3V时,只有TP导通。当 VI 在 -3V 至 3V 范围内时,TN 和 TP 均导通。进一步分析可以看出,一个管的导通程度越深,另一管的导通程度相应降低。换言之,当一个管的导通电阻减小时,另一管的导通电阻增加。管道系统的并联运行可以近似认为开关的导通电阻近似为常数。这就是CMOS传输的优势。模拟开关正常工作时的导通电阻约为数百欧姆。当它与输入阻抗为兆欧级运算放大器串联时,CMOS传输门可以忽略不计。除了作为传输模拟信号的开关外,还可以作为各种逻辑电路的基本单元电路。 2. 设计目标和要求 1. 设计目标 1. 了解并熟练掌握D触发器的工作原理和电路图 2 熟练使用CMOS
进行电路设计,实现相应的逻辑功能。 3 学习设计复位电路,实现电路的复位功能。 4 能够独立分析设计过程中的问题并找到解决方案。 3 写出特性方程,绘制特性表 激励表和状态图 4 计算激励信号 D 的保持时间和时钟 CP 的最大频率 5 将设计的 D 触发器转换为 JK 触发器和 T 触发器-触发器三设计电路1电路结构设计图触发器的逻辑图2电路的工作原理图6为CMOSD触发器的逻辑图。传输门和非门 G1G2 构成主触发器,G3G4 构成从触发器 TG1 和 TG3 分别作为主从触发器的输入控制门 C 和 C 是时钟脉冲彼此。在它们的作用下,它们不会同时开启和关闭,以确保主触发器和从触发器的打开和关闭。值得注意的是,虽然本例中CMOSD的触发结构是主从形式,但其触发方式是边沿型而非主从型。 1 C1时,TG1开启,TG2关闭。 D 输入信号发送到主触发器,使 QDQD 和 TG3 关闭边沿d触发器真值表,同时 TG4 开启。从触发器 TG3 切断器件与主触发器的连接,从触发器保持不变。 2 C0时,TG1关闭,TG2开启。主触发器切断与D端的连接,保存TG1关断前的状态。同时,TG3 Turn on,TG4 off 将主触发器的状态发送给从触发器,使输出QDQD,从上面的分析可以看出,图6中的D触发器是在主触发器上触发的脉冲C3的上升沿。特性方程表函数说明1状态转移真值表311边沿D触发器特性表312激励表2特征方程Qn1D3状态转移图331状态转移图
文章来源:https://ishare.iask.sina.com.cn/f/19DNYvWZhOJ.html
感谢您的来访,获取更多精彩文章请收藏本站。
